Entwicklung von Integrierten Schaltungen
Vortragende/r (Mitwirkende/r) | |
---|---|
Art | Vorlesung |
Umfang | 2 SWS |
Semester | Sommersemester 2024 |
Unterrichtssprache | Deutsch |
- 16.04.2024 11:30-13:00 2760, Hörsaal
- 23.04.2024 11:30-13:00 2760, Hörsaal
- 30.04.2024 11:30-13:00 2760, Hörsaal
- 07.05.2024 11:30-13:00 2760, Hörsaal
- 14.05.2024 11:30-13:00 2760, Hörsaal
- 28.05.2024 11:30-13:00 2760, Hörsaal
- 04.06.2024 11:30-13:00 2760, Hörsaal
- 11.06.2024 11:30-13:00 2760, Hörsaal
- 18.06.2024 11:30-13:00 2760, Hörsaal
- 25.06.2024 11:30-13:00 2760, Hörsaal
- 02.07.2024 11:30-13:00 2760, Hörsaal
- 09.07.2024 11:30-13:00 2760, Hörsaal
- 16.07.2024 11:30-13:00 2760, Hörsaal
Teilnahmekriterien
Lernziele
ASIC Entwurfsmethoden und Werkzeuge,
Modellierung, Synthese und Verifikation,
Zeitverhalten und Verlustleistung
Modellierung, Synthese und Verifikation,
Zeitverhalten und Verlustleistung
Beschreibung
Das Ziel der Vorlesung ist die Vermittlung grundlegender Kenntnisse über alle relevanten Aspekte bei der Entwicklung Integrierter Schaltungen. Dies schließt technische, organisatorische und wirtschaftliche Grundlagen ein, mit denen ein zukünftiger VLSI-Entwicklungsingenieur konfrontiert wird. Folgende Ziele sollen erreicht werden: Grundsätzliches Verständnis für den Designweg und die einzelnen Arbeitsschritte, Leistungsfähigkeit und Grenzen der Simulation und der einzelnen Werkzeuge, Leistungsfähigkeit und Grenzen verschiedener Testmethoden, Technisch-organisatorische Aufgaben eines Projektleiters bei der ASIC-Entwicklung, Umsetzen der weltweit wichtigsten Qualitätssicherungs-Vorschriften (ISO 9000) bei der ASIC-Entwicklung.
Inhaltliche Voraussetzungen
Boolesche Logik, Grundlagen der Schaltungstechnik
Lehr- und Lernmethoden
Anmeldung in TUMonline
Studien-, Prüfungsleistung
Die Modulprüfung ist schriftlich ohne Unterlagen. Die Teilnehmer beantworten Verständnisfragen zu Methoden und Werkzeugen für die Entwicklung integrierter Schaltungen, einschließlich einem Fragenblock zum Literaturstudium. Als Prüfungsleistung soll ein vertieftes Verständnis für die Leistungsfähigkeit und die Beschränkungen dieser Methoden und Werkzeuge, sowie die Kompetenz zur kritischen Reflektion bezüglich deren Einsatz nachgewiesen werden.
Empfohlene Literatur
Reifschneider: "CAE-gestützte IC-Entwurfsmethoden", Prentice Hall
Weste, Harris: "CMOS VLSI Design, A Circuits and Systems Perspective", Addison Wesley
Weste, Harris: "CMOS VLSI Design, A Circuits and Systems Perspective", Addison Wesley